• / 10

强干扰模式下的AGC环路反馈保持方法

关 键  词:
干扰 模式 AGC 环路 反馈 保持 方法
资源描述:

《强干扰模式下的AGC环路反馈保持方法》文档由会员分享,可在线阅读,更多相关《强干扰模式下的AGC环路反馈保持方法(10页珍藏版)》请在白瓜网上搜索。

1、DSP可处理的十进制数据data_dsp, 两者之间的通 信方式为: 0024 0025 所述的S2计算值进行平均处理时, DSP需要对从FPGA读取到 的二进制数据data_fpga进行转换, 得到GC平均 值, 并反馈至FPGA, 继续执行S3。 0023 所述的S23中, 在对前10帧的AGC2; 0022 S23、 DSP读取由FPGA计算得到的前10帧的AGC计算值, 进行平均处理得到A于100帧; 如是, 执行S23; 如否, FPGA实时计算当前帧的AGC计算值, 并 返回执行S2跟踪计数器的计数值g_i_Target_Num是否大于100, 即判断目标信号的 信息处理时间是否大。

2、跟踪模式下, 即当雷达工作模式处于跟踪模式时, 启动跟踪计数器开 始计数; 0021 S22、 判断的通信方式为FPGA可控。 0019 所述的S2中, 具体包含以下步骤: 0020 S21、 在目标的AGC处理时间间隔为三十二的脉冲距离门, 即一帧; 并且设置FPGA与DSP在AGC处理通信模式下值, 然后返回执行S2, 继续进行AGC环路反馈保持机 制。 0018 所述的S1中, 设置目标信号且跟踪计数器的计数值达到500, 放开AGC环路反馈保 持机制, FPGA实时计算当前帧的AGC计算位前一帧为1, 当前帧为0时, 设置干扰离开标志位为1; 0017 S6、 当干扰离开标志位为1, 。

3、外连续3帧均未检测到幅值大于目标幅值的信号时, 设置干 扰标志位为0; 0016 S5、 当干扰标志标幅值的信号时, 设置干扰 标志位为1, 并更改恒虚警检测门限; 0015 S4、 当在目标跟踪范围计算值进行平均处理后反馈至FPGA; 0014 S3、 当在目标跟踪范围外连续3帧均检测到幅值大于目0013 S2、 在目标跟踪模式下, 当目标信号的信息处理时间大于100帧时, 将前10帧的AGC : 0012 S1、 设置目标信号的AGC处理时间间隔, 并且设置FPGA与DSP之间的通信方式; 4 0011 为实现上述目的, 本发明提供一种强干扰模式下的AGC环路反馈保持方法, 包含以 下步骤。

4、象, 避免强干扰突然出现时目标被湮没的情况。 说明书 1/5 页 4 CN 107490786 A 发明的目的是提供一种强干扰模式下的AGC环路反馈保持方法, 能够应对强干 扰模式下目标能量被压制的现 对强干扰突然出现时导致目标信号的能量被压制的现象, 适合于工程实际的应用。 发明内容 0010 本目标跟踪。 0009 基于上述, 本发明提出了一种强干扰模式下的AGC环路反馈保持方法, 旨在有效应改进了接收机的动态范围, 能够准确检测脉 冲功率, 但是无法处理雷达干扰模式, 也不适合干扰模式下的期刊中公开的文献 雷达中频接收模块的AGC电路设 计 , 介绍了一种雷达AGC电路设计方法。 该方法。

5、高的要求, 也并不适合于强干扰突然出现模式下的跟踪雷达。 0008 2010年第S1期的 微波学报 绍了一种雷达AGC控制算法。 该算法通过调整滤波系数来实现AGC快速控制, 对于AGC控制灵敏度有较 2014年第2期的 制导与引信 期刊中公开的文献 脉冲雷达自适应步进数字AGC设 计与仿真 , 介绍了一种接收天线 的控制电路, 该方法适合于远距离信号接收, 也并不适用于强干扰目标识别。 0007下的雷达跟踪状态。 0006 专利CN204906539U, 一种用于数字接收天线的控制电路, 其介装置, 通过设置两级中频放大来进行分段控制, 从而能够维持输出功率, 但是并不适合于强 干扰出现条件。

6、, 其介绍了一 种AGC控制环路方法, 该方法通过判断中频输出电压与临界点之间的大小来控制增益调节 目标的能力。 0005 专利CN106505959A, 一种数字微波系统高增益射频通道AGC控制环路式下划分不同区域进行搜索。 该方法并没有切 实地说明在雷达跟踪模式下如何保证在强干扰模式下能够检测到波检测方法, 该方法根据上一帧实测AGC计算值来更改本帧信 号检测的信噪比门限, 并且在不同的工作模 目前国内有专利CN105116396A, 一种连续波雷达多普勒回波检 测办法, 其介绍了一种雷达回GC电路控制, 导致目标信号能量被压制, 以致淹 没在噪声中的情况。 0004 针对AGC电路控制,。

7、保持较小的变化范围。 AGC环路反馈保持机制是为了解决 在强干扰出现时, 输入信号能量过大, 因受A路的作用是改善信号接收机的动态范围, 当输入信号的幅度变化范围较大 时, 其能控制并使输出信号的幅度会压制目标信号的能量, 以至于目标信号在雷达跟踪检 测平面无法通过恒虚警的检测。 0003 AGC电踪目标是当今电子对抗战争中所必须具备的条件。 但是在实际的工程试验 中, 经常会发现强干扰出现时往往战 争对雷达抗干扰能力的要求也越来越高。 在现代战场复杂的电磁环境下, 能够在强干扰中 稳定准确地跟方法。 背景技术 0002 随着军事科技的发展越来越快, 各种信号干扰措施也越来越多样化, 因此现代。

8、Gain Control, 自动增益控制)反馈方法, 具体是 指一种强干扰模式下的AGC环路反馈保持强干扰模式下的AGC环路反馈保持方法 技术领域 0001 本发明涉及一种AGC(Automatic 保持机制; 如否, 返回执行S23。 权利要求书 2/2 页 3 CN 107490786 A 3 反馈保持机制, FPGA实时计算当前帧的AGC计算值, 然后返回执行S2, 继续 进行AGC环路反馈的计数值g_i_Target_Num是否达到500; 如是, 跟踪计数器停止计 数, 放开AGC环路初始化跟踪计数器并开始计 数, 继续执行S62; 如否, 返回执行S23; S62、 判断跟踪计数器。

9、 中, 具体包含以下步骤: S61、 判断干扰离开标志位flag_jam_out是否为1; 如是, 接执行S6。 9.如权利要求8所述的强干扰模式下的AGC环路反馈保持方法, 其特征在于, 所述的S6判断强干扰信号消失, 设 置干扰离开标志位flag_jam_out为1, 继续执行S6; 如否, 直 所述的S5 中, 具体为: 判断干扰标志位flag_jam是否前一帧为1, 当前帧为0; 如是, 5; 如否, 执行S6。 8.如权利要求7所述的强干扰模式下的AGC环路反馈保持方法, 其特征在于,ag_strong_target均为0; 如是, 设置干扰标志位flag_jam为 0, 继续执行S。

10、断是否连续3帧均未检测到目标跟踪范围外出现幅值大于目标幅值的信号, 即 是否连续3帧强干扰标志位fl值大于目标幅值 的信号时, 设置强干扰标志位flag_strong_target为0; S42、 判, 具体包含以下步骤: S41、 在干扰标志位flag_jam为1时, 当在目标跟踪范围外未检测到幅行S4。 7.如权利要求6所述的强干扰模式下的AGC环路反馈保持方法, 其特征在于, 所述的S4 中2 页 2 CN 107490786 A 2 S33、 将目标跟踪模式下的恒虚警门限值降低, 继续执; 如是, 设置干扰标志位flag_jam为1, 执行S33; 如否, 执行S6; 权利要求书 1/。

11、出现幅值大于目标幅值的信号, 即是 否连续3帧强干扰标志位flag_strong_target均为1扰标志位flag_strong_target为1; S32、 判断是否连续3帧均检测到目标跟踪范围外步骤: S31、 当在目标跟踪范围外检测到幅值大于目标幅值的信号时, 判断强干扰信号出现, 设置强干权利要求3所述的强干扰模式下的AGC环路反馈保持方法, 其特征在于, 所述的S3 中, 具体包含以下对AGC计算值的平均处理后, 需 要对AGC平均值进行四舍五入取整处理, 再反馈至FPGA。 6.如PGA读取并转换后得到的所有AGC计算 值为浮点型数据, 需要对其进行四舍五入取整处理; DSP完成。

12、馈保持方法, 其特征在于, 所述的S23 中, 在对二进制的AGC计算值进行平均处理时, DSP从F进制数据data_dsp, 两者之间的通信方式为: 5.如权利要求4所述的强干扰模式下的AGC环路反理时, DSP需要对从FPGA读取到的二进制数据data_ fpga进行转换, 得到DSP可处理的十下的AGC环路反馈保持方法, 其特征在于, 所述的S23 中, 在对前10帧的AGC计算值进行平均处行平均处理得到AGC平均值, 并 反馈至FPGA, 继续执行S3。 4.如权利要求3所述的强干扰模式计算值, 并返回 执行S22; S23、 DSP读取由FPGA计算得到的前10帧的AGC计算值, 进。

13、信号的信息 处理时间是否大于100帧; 如是, 执行S23; 如否, FPGA实时计算当前帧的AGC始计 数; S22、 判断跟踪计数器的计数值g_i_Target_Num是否大于100, 即判断目标具体包含以下步骤: S21、 在目标跟踪模式下, 即当雷达工作模式处于跟踪模式时, 启动跟踪计数器开控。 3.如权利要求2所述的强干扰模式下的AGC环路反馈保持方法, 其特征在于, 所述的S2 中, 十二的脉冲距离门, 即一帧; 并且设置FPGA与DSP 在AGC处理通信模式下的通信方式为FPGA可式下的AGC环路反馈保持方法, 其特征在于, 所述的S1 中, 设置目标信号的AGC处理时间间隔为三。

14、AGC计算值, 然后返回执行S2, 继续进行AGC环路反馈保持机制。 2.如权利要求1所述的强干扰模位为1, 且跟踪计数器的计数值达到500, 放开AGC环路反馈保持机 制, FPGA实时计算当前帧的 S5、 当干扰标志位前一帧为1, 当前帧为0时, 设置干扰离开标志位为1; S6、 当干扰离开标志限; S4、 当在目标跟踪范围外连续3帧均未检测到幅值大于目标幅值的信号时, 设置干扰标 志位为0;目标跟踪范围外连续3帧均检测到幅值大于目标幅值的信号时, 设置干扰标志 位为1, 并更改恒虚警检测门信息处理时间大于100帧时, 将前10帧的AGC计算 值进行平均处理后反馈至FPGA; S3、 当在。

15、C处理时间间隔, 并且设置FPGA与DSP之间的通信方式; S2、 在目标跟踪模式下, 当目标信号的一种强干扰模式下的AGC环路反馈保持方法, 其特征在于, 包含以下步骤: S1、 设置目标信号的AG页 附图2页 CN 107490786 A 2017.12.19 CN 107490786 A 1.扰模式下目标能 量被压制的现象, 避免强干扰突然出现时目标被 湮没的情况。 权利要求书2页 说明书5, 且跟 踪计数器达到500, FPGA实时计算AGC计算值, 然 后返回S2。 本发明能够应对强干、 当干扰标志位前一帧为1, 当前帧为0, 设置干扰 离开标志位为1; S6、 当干扰离开标志位为1。

16、; S4、 当在目标跟踪范围外连续3帧未检测到幅值 大于目标幅值的信号, 设置干扰标志位为0; S5在目标跟踪 范围外连续3帧检测到幅值大于目标幅值的信 号, 设置干扰标志位为1, 更改恒虚警检测门限当 信息处理时间大于100帧, 将前10帧的AGC计算值 进行平均处理后反馈至FPGA; S3、 当含: S1、 设置AGC处理时间间隔, 及 FPGA与DSP间的通信方式; S2、 在跟踪模式下, 下的AGC环路反馈保持方法 (57)摘要 本发明涉及一种强干扰模式下的AGC环路反 馈保持方法, 包 周乃鑫 (51)Int.Cl. G01S 7/36(2006.01) (54)发明名称 强干扰模式王志诚 汤振华余渝生 (74)专利代理机构 上海信好专利代理事务所 (普通合伙) 31249 代理人上海无线电设备研究所 地址 200090 上海市杨浦区黎平路203号 (72)发明人 李爽爽蔡信沈謇(21)申请号 201710523207.0 (22)申请日 2017.06.30 (71)申请人 (19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 (43)申请公布日。

展开阅读全文
  白瓜网所有资源均用户上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。
0条评论

还可以输入200字符

暂无评论,赶快抢占沙发吧。

关于本文
本文标题:强干扰模式下的AGC环路反馈保持方法
链接地址:https://www.baigua.net/doc/836554.html
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

copyright@ 20018-2021 白瓜网版权所有

经营许可证编号:粤ICP备20005300号-1